Военка. Максименко.
РК №1
1. Как выисляется эффективный адрес при регистровой базово-индексной адресации?
2. Как вычисляется эффективный адрес при регистровой относительной адресации?
3. Как вычисляется эффективный адрес при регистровой прямой адресации?
4. Классификация запоминающих устройств. Иерархия памяти.
5.Классификация команд переходов IBM PC. Каким образов определяется физический адрес выполняемых команд.
6. Предназначение устройства управления. Классификация устройств управления.
7. Структурная схема АЛУ 4-разрядного сложения без знака.
8. Структурная схема АЛУ 8-разрядного логического сложения.
9. Структурная схема АЛУ 8-разрядного побитного сложения по модулю 2.
10. Условно-графические обозначение запоминающего устройства с организацией: 16К*8 разрядов.
11. Условно-графические обозначение запоминающего устройства с организацией: 32768 Байт*4 разряда.
12. Условно-графические обозначение запоминающего устройства с организацией: 64К*1 разряд.
13. Функциональный элемент ЭВМ: дешифратор, талблица истинности, функциональное назначение. Условно-графическое обозначение 4 входового дешифратора с инверсными выходами.
14. Функциональный элемент ЭВМ: триггер. Функциональное назначение. Классификация триггерных схем. Условно-графические обозначения RS-триггера с динамической синхронизацией задним фронтом синхросигнала.
15. Функциональный элемент ЭВМ: шифратор, таблица истинности, функциональное назначение. Условно-графическое обозначение 16 входового шифратора с инверсными выходами.